https://china.xilinx.com/products/design-tools/vivado.html#documentation
Xcell Daily 5 大新闻开源 GUINNESS 使 FPGA 加速的二值化神经网络便捷从 SDSoC 抽头中导出基于 FPGA 的神经形态电路板识别目标的效率比 GoogleNet (AlexNet) 上的 GPU 高 7 倍Ag Tech 精确喷雾
赛灵思开发者大会 – 北京站现已圆满闭幕,在这一天的会议当中,近 500 名开发者、专家和赛灵思合作伙伴共同学习和分享了来自不同领域的设计技巧和应用方案。-- 现在 --大会演讲资料(中文)已开放下载点击立
下载最新 Vivado 2017.3 版本立即下载最新 Vivado 版本的全新内容查看文档和视频,立即提升您的生产力器件支持 ➜ 功能 ➜ 方法与技巧 ➜QuickTake 视频Vivado 2017.3 的最新
这几个文档详细的讲解了XILINX芯片的时序分析,约束方法,讲解了两种分析方法,几个文档刚好互补,网上资料太多,都看花眼了,我就是看了这个个文档后会时序分析了的,现在晒出来供大家下载。下载地址:http://bbs.e
Verifiable results based on OpenCores designs demonstrate that the Xilinx® UltraScale architecture delivers a two-speed-grade performance boost over competing devices while i
赛灵思 All Programmable FPGA 和 SoC 针对一系列计算密集型工作负载提供最高效、最具成本效益、时延最低、最具设计灵活性并且满足未来需求的计算平台。 未来系统(例如云数据中心 [DC] 和自动驾驶汽车)
基于XILINX的FPGA开发板设计的AES 128bit加解密算法 下载地址:http://bbs.eetop.cn/thread-585324-1-2.html
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网