你的位置:EETOP 赛灵思(Xilinx) 社区 >> 新闻 >> 全部

  • 作者:张国斌就像行走江湖的武林侠客都梦想有一把神兵利器一样,耕耘于电子产业的工程师们也希望有一种强大器件可以实现自己诸多的设计梦想,现在,这个器件终于要诞生了,近日,赛灵思和ARM联合发布了基于28nm工艺

    作者:jackzhang 时间:2010-05-15
  • 来源:国际电子商情讯,作者:陈路   赛灵思全球市场营销与业务开发高级副总裁Vin Ratford表示:“嵌入式市场现在需要的是一个新型的嵌入式处理平台,因为传统的微处理器/ASIC/ASSP+DSP+FPGA的处理架构已不能满足

    作者:jackzhang 时间:2010-05-19
  • 赛灵思推出基于ARM处理器的处理架构,为嵌入式系统提供了无与伦比的卓越性能赛灵思采用以处理器为核心的方式,提供同时拥有串行和并行处理能力的最佳平台 2010 年 4月 28日, 中国北京 ——全球可编程平台领

    作者:jackzhang 时间:2010-05-15
  • 赛灵思 ISE 12设计套件用智能时钟门控技术降低动态功耗30%AMBA 4 AXI4 设计保存的IP支持与创新加上 ISE功耗优化,开启了Virtex-6 和 Spartan-6 FPGA一个新的生产力时代 2010 年 5月 4 日, 中国北京

    作者:jackzhang 时间:2010-05-15
  • 今天发布的新闻稿“赛灵思 ISE 12 设计套件利用智能时钟门控技术将动态功耗降低30%”,专门针对各种应用及市场领域中可编程技术势在必行的发展趋势。ISE® 12 设计套件是面向 Virtex®-6 和 Sparta

    作者:jackzhang 时间:2010-05-15
  • Virtex-5在单芯片上提供符合 SDI 标准的高速接口,降低 DLP数字电影投影仪的总成本 2010 年 5 月 12 日,中国北京—全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布NEC子公司N

    作者:jackzhang 时间:2010-05-15
  • 对所有的嵌入式系统来说,必然会在一定的设计阶段进行决策,决定对给定的应用到底是选择ASSP 还是采用合适的片上系统 (SoC) 解决方案。这两种选择都需要交替使用并进行折衷。如果选用 ASSP,虽然它是一款便于实

    作者:jackzhang 时间:2010-04-28
  • 今天发布的新闻稿“赛灵思 ISE 12 设计套件利用智能时钟门控技术将动态功耗降低30%”,专门针对各种应用及市场领域中可编程技术势在必行的发展趋势。ISE® 12 设计套件是面向 Virtex®-6 和 Spartan&

    作者:jackzhang 时间:2010-05-04
  • 赛灵思FPGA所拥有的高速串行收发器, 嵌入式Power PC以及PLB IP核,为众志和达基于其创新的Storage-on-Chip理念快速推出高速、可靠、灵活扩展和经济高效的存储产品提供了有力支持 2010 年 4 月 12日, 中

    作者:jackzhang 时间:2010-04-13

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了