你的位置:EETOP 赛灵思(Xilinx) 社区 >> 资料 >> 全部

  • 为了克服多载波传输系统具有较高峰均比(PAPR)的固有缺点,介绍了PAPR 的定义和目前国内外几种主要降低PAPR 的技术。针对现行的PAPR 抑制算法复杂度高,实时性差,改变信号频谱分布的缺点,提出了一种基于现场可编

    作者:jackzhang 时间:2011-08-24
  • 医疗超声技术是对声纳技术的出色运用,使超声医师能够实时观察人体或动物体内组织结构。超声技术最常用于孕妇孕期检查,观察胎儿发育,此外也广泛用于其他众多疾病的诊断治疗,包括急诊室伤情评估、连续波多普勒血流

    作者:jackzhang 时间:2011-08-24
  • 通过FPGAViewTM 解决方案,如混合信号示波器(MSO)和逻辑分析仪,您可以在Xilinx FPGA内部迅速移动探点,而无需重新编译设计方案。能够把内部FPGA信号活动与电路板级信号关联起来,将直接决定您是如期满足时间表、

    作者:jackzhang 时间:2011-07-19
  • 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行

    作者:jackzhang 时间:2011-07-19
  • 本白皮书与Xilinx® 28nm 7 系列 FPGA功耗有关的几个问题,详细解释了TSMC 28nm 高K金属栅工艺技术(HKMG) 、高性能低功耗工艺制程,也介绍了赛灵思全系列FPGA 如何利用28 nmHPL 工艺制程实现架构创新

    作者:jackzhang 时间:2011-07-18
  • 安富利LX9 Microboard开发板资料集  

    作者:jackzhang 时间:2011-07-12
  • 减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA框架,也需要有能驾驭构架组建的良好设计规范。 本文

    作者:jackzhang 时间:2011-06-30
  • 凭借FPGA可并行计算的优势,FPGA已成为实现DSP的主流平台之一。xilinx公司推出了专门针对实现DSP的设计软件——system Generator。本文采用该软件,提出了一种针对xilinx FPGA实现谐波检测的模块化的设计方法,并

    作者:jackzhang 时间:2011-06-30
  • 文档介绍了一种基于Xilinx Endpoint Block Plus PCIe IP Core,由板卡主动发起的DMA设计。该设计利用通过LocalLink接口,所以方便的兼容支持Xilinx PCIe 硬核的器件,例如Virtex5,Virtex6,Spartan6,并且实

    作者:jackzhang 时间:2011-06-30
  • 设计了一种实时的基于可变块的半像素精度运动估计模块,包括半像素插值模块和半像素搜索模块,插值模块采用6阶FIR滤波器进行插值,搜索模块采用分级搜索算法。此模块应用在H.264标准便携视频设备的编码部分,用Veri

    作者:jackzhang 时间:2011-06-30
  • FPGA异步时钟设计中的同步策略 下载链接:http://bbs.eetop.cn/thread-253069-1-4.html

    作者:jackzhang 时间:2011-06-29
  • 设计团队如何采用赛灵思 FPGA 实现带SATA 的单板电脑 许多 ISM 应用都采用快速可靠的大容量存储器来保存数据采集结果,比方说固态驱动器 (SSD) 就已经成为事实上的应用标准了,因为其具有较高的可靠性,而

    作者:jackzhang 时间:2011-06-28

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了