你的位置:EETOP 赛灵思(Xilinx) 社区 >> 文章 >> 全部

  • 在法国尼斯举行的2014WDM和下一代光纤网络研讨会上,思博伦通信 和 赛灵思公司讨论了通过Spirent 400G以太网测试系统对华为NE5000E以太网核心路由成功测试的完成情况,这在一个月前在芝加哥举行的LightReading电信

    作者:jackzhang 时间:2014-07-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监瑞典Lund 大学正开展使用美国国家仪器有限公司 (NI) 的USRP 平台进行一项引人关注的开发项目,即用于5G通信的大规模MIMO研究。NI刚刚发布

    作者:jackzhang 时间:2014-07-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 前期博客中介绍了 Direct Memory Access,本博客将主要介绍利用简单示例演示如何设置和使用DMA。要演示这个示例,我使用一个DMA控制器通道将一个内存位置转

    作者:jackzhang 时间:2014-07-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 Ettus Research USRP B210 软定义无线电板的 射频范围在70MHz—6GHz之间,这块板频谱的覆盖范围足以覆盖所有餐厅的寻呼器,在餐厅老顾客所点的饭菜就绪

    作者:jackzhang 时间:2014-07-09
  • 在上一篇博文中,我介绍了让人着迷的Adafruit NeoPixel RGB LED,并且大概描述了NeoPixel驱动设计的基本要点。(参见” 亚当泰勒玩转MicroZed连载31:系统模块驱动NeoPixel RGB LED阵列”)在这篇博文中,

    作者:jackzhang 时间:2014-07-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监6个月前,在我开始写这个连载博客的时候,我就通过提供一些好的、简单易用的例子,来阐述Zynq All Programmable SoC的PS(处理器系统)和

    作者:jackzhang 时间:2014-07-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监这篇连载博文一直在探讨如何驱动Adafruit NeoPixel RGB LED条。在前面的两篇博文中,我已经介绍了NeoPixel的驱动波形、NeoPixel连接的硬件

    作者:jackzhang 时间:2014-07-09
  • 在Zynq-7000上编程PL大致有3种方法:1. 用FSBL,将bitstream集成到boot.bin中2. 用U-BOOT命令3. 在Linux下用xdevcfg驱动。 步骤:1. 去掉bitstream的文件头 用FSBL烧写PL Images没有什么好说的,用Xilinx SDK

    作者:jackzhang 时间:2014-06-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 这里的三分钟视频展示了在赛灵思Virtex UltraScale 与Kintex UltraScale可 编程器件中成功集成了100G以太网MAC,该IP通过软实现达到节省8万个查找表与90%

    作者:jackzhang 时间:2014-06-28
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 2D加速器可以给许多仪器和工业设备的显示器带来好处。Xylon LogicBRICKS IP集合包括了一个用于2D图形的Bit Blt加速器(称为 Xylon LogiBITBLT)。它提供

    作者:jackzhang 时间:2014-06-28
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监当博拉采矿工人需要拖运无数吨矿石穿越165英里死亡之谷到加州莫哈维沙漠的铁路时,他们发明了使用20个骡一组方式拉装载在最大的货车上的10吨矿石,代替以前使用

    作者:jackzhang 时间:2014-06-28
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用于实现并行和流水线算法。因此,通常情况下,FPGA都要和高性能的ADC和DAC

    作者:jackzhang 时间:2014-06-28

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了