本视频向您展示Vivado设计套件的消息、报告和日志功能。具体来说,包括有:生成消息位置和类型,对源文件的交叉探测,通用报告命令概述,生成日志和日志文件......更多vivado教程请访问www.xilinx.com/cn/trainging/vivado视频:
本视频向您介绍如何使用Vivado设计套件中的交互式I/O引脚规划和器件监测功能。视频:
Vivado HLS可以使设计者直接使用C、C++以及System C对赛灵思All Programmable器件进行编程,无需手动编写RTL,从而加速设计者的设计实现。视频:
此视频将向您展示设计者在使用Zynq-7000 All Programmable SoC器件的时候可用的不同I/O,从标准I/O到串行收发器以及模拟输入等等。视频:
FMC可以让设计者通过快速扩展赛灵思的基础板卡来增强系统集成能力。从6系列开始,赛灵思的FMC子卡模块已经让众多客户快速评估各类终端应用。视频:
该视频演示了 zynq-7000 All Programmable SoC 平台方案在开源系统Linux上面的演示。视频:
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网