本视频向您演示了三种不同的途径来访问Xilinx集成的模数转换器(XADC),它们分别是第一,直接连接到PS(Platform Studio);第二,作为一个AXI外设来连接到PS或者MicroBlaze;第三,作为一个逻辑IP核的方式。视频:
本视频向您演示Xilinx集成模数转换器(XADC)以及它可用来两侧内部(电压和温度)以及外部传感器的功能。视频:
本视频向您演示了如何在PlanAhead/XPS流程中使用MIO或者EMIO将信号输出到“现实世界”中。视频:
本视频向您演示了如何使用BootGen创建一个完整的Zynq-7000 AP SoC镜像。该引导镜像可以包含第一阶段的启动加载程序,一个或多个软件应用,以及用于PL的比特流等等。视频:
Vivado渐进式流程可以帮助您将一个设计中的物理数据直接用于下一个设计,节约运行时间,并提高可预见性。本视频将向您演示如何通过项目和Tcl脚本来使用增量检查点。视频:
融Zynq-7000 All Programmable SoC、 Vivado HLS(高层次综合)、 IP Integrator、 Open CV 库、SmartCoreIP 和视频开发套件为一体,为开发人员提供有意义的市场工具,加速 Smarter 视觉产品的开发。视频:
该视频向您介绍了Zynq-7000 AP SoC芯片的硬件功能。它提出了一个高层次的设备的主要元素:处理系统、可编程逻辑和IO,同时还介绍了Zynq-7000系列产品之间的不同特性。视频:
本视频向您演示了Zynq-7000 AP SoC针对视频和图形应用的开发套件的功能,该开发套件还提供了摄像头以及视频插件视频:
了解如何使用Vivado 储存期接口生成器(MIG)创建存储器接口。本视频通过一个使用MIG创建的设计范例向您演示了一些快速且容易实现的存储器接口和控制器的验证方法。视频:
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网