你的位置:EETOP 赛灵思(Xilinx) 社区 >> 视频 >> 全部

  • 视频:

    作者:jackzhang 时间:2013-05-21
  • 了解Windows Embedded Compact 7板级支持包(BSP)对Zynq-7000 All Programmable SoC的支持。视频:

    作者:jackzhang 时间:2013-05-15
  • 解如何自定义您的Zynq WEC7板级支持包(BSP),如何添加您自己的驱动程序或者功能。本视频将向您演示如何使用Microsoft Visual Studio以及Adeneo Embedded提供的BSP源。视频:

    作者:jackzhang 时间:2013-05-15
  • 了解协处理器、Zynq-7000加速器的一致性端口、如何使用协处理器加速器的价值。本视频还提供了一个使用协处理器的设计案例。视频:

    作者:jackzhang 时间:2013-05-15
  • 了解Express Logic开发的适用于Zynq-7000 All Programmable SoC的NetX高性能TCP-IP协议栈。内容包括:针对Zynq 的Eclipse IDE的概述;在SDK中使用Iperf开源网络性能评估功能来配置并执行NetX TCP-IP评测。视频:

    作者:jackzhang 时间:2013-05-15
  • 了解如何获得Xilinx Linux内核源、如何配置、以及如何创建内核和器件树,并最终在ZC702开发板上面运行新内核。视频:

    作者:jackzhang 时间:2013-05-15
  • Kintex®-7 FPGA 系列拥有最佳单位功耗系统性价比,为成本敏感型应用提供高端功能。视频和白皮书将介绍这些功能,回顾关键的架构模块,并提供非常适用于 Kintex-7 FPGA 的应用实例。视频:

    作者:jackzhang 时间:2013-05-09
  • 本视频向您演示如果默认配置不能满足您的设计目标时如何使用新的位置和路由算法。视频包含新的命令指令以及建立在这些新指令上的新的预封装的策略。视频:

    作者:jackzhang 时间:2013-05-09
  • 本视频向您演示使用Vivado的版本控制系统的最佳方法。版本控制系统工具是使开发人员能够重复保护已有的和已验证的工作的同时,严格控制那些复杂的工具编译质量视频:

    作者:jackzhang 时间:2013-05-08
  • 了解如何使用Vivado图形界面(GUI)和TcL命令行来设置、列出或者报告器件的配置属性比特流。另外,视频还演示了如何生成一个可编程的比特流的不同格式(例如,“.bit”或者“.bin”)。视频:

    作者:jackzhang 时间:2013-05-07
  • 了解如何识别您设计中的时序瓶颈。在综合阶段开始分析您的设计是一个能快速提供设计的性能的有效方法。Vivado的时序报告、延迟直方图和原理图可以帮助您快速理解哪些是最重要的路径。所有这些功能都可以彼此交叉探测

    作者:jackzhang 时间:2013-05-07
  • 本视频是AC701开发套件的详细演示。AC701是搭载Xilinx Aritx-7 FPGA的开发套件,主要面向大批量、成本敏感型应用。Artix-7 FPGA具有业界领先的每瓦性能比优势,AC701可以让客户快速地开始那些对成本很敏感的应用的原型设计。视频:

    作者:jackzhang 时间:2013-05-02

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了