你的位置:EETOP 赛灵思(Xilinx) 社区 >> 文章 >> 全部

  • 当前,实用的图像处理系统都要求高速处理。目前广泛采用软件进行处理,但软件处理存在速度、成本的问题。近年来,随着现成可编程门阵列FPGA的发 展,为提高图像处理系统的性能提供了新的思路和方法。FPGA的并行特性

    作者:jackzhang 时间:2015-09-06
  • ZYNQ芯片内包含一个丰富特性的基于双核ARM Cortex-A9的处理子系统(Processing System,PS)和Xilinx 28nm可编程逻辑(Programmable Logic,PL)。PS除了核心外还包括片上存储器、外部存储器接口以及大量外设连

    作者:jackzhang 时间:2015-09-06
  • 笔记介绍基于所描述的Zynq Fatfs基于Xilinx xilffsv3.0和Sdpsv2.4,文件系统采用在Bare-Metal和轻量级操作系统中常用的FatFs,版本为v0.10b。 在开始介绍FatFs文件系统在Zynq实现之前一定要先对FAT32文件系统有一

    作者:jackzhang 时间:2015-09-06
  • Hello,panda 1 Zynq Qspi控制器 Zynq Qspi控制器支持三种模式:I/O模式、线性地址模式和传统SPI模式,其中线性地址模式双片选支持最大的线性地址空间为32MB,可通过PS DMA读取。 1.1 线性地址模式

    作者:jackzhang 时间:2015-09-06
  • 对于集FPGA和ARM于一体的Zynq系列平台来说,图像处理是Zynq平台主要的应用方向之一。图像采集部分是图像处理系统的重要组成部分,它 通过图像传感器将外部的图像信息采集进来,转换为数字信号存储到系统的帧存储器中

    作者:jackzhang 时间:2015-09-06
  • 添加IP核点击Flow Navigator中的IP Catalog,打开窗口添加IP核。Block Memory为块存储设备,这里需要的是Distributed Memory Generator参数设置设置参数:Component Name:生成的IP核模块名Depth:存储深度,

    作者:jackzhang 时间:2015-08-30
  • 1. OFFSET约束的写法 Offset 约束定义了外部时钟pad和与之相关的输入、输出pad之间的相对关系。这是一个基础的时序约束。Offset定义的是外部之间的关系,不能用在内部信号上。 OFFSET约束写起来还是

    作者:jackzhang 时间:2015-08-24
  • 1. FPGA时序的基本概念 FPGA器件的需求取决于系统和上下游(upstream and downstrem)设备。我们的设计需要和其他的devices进行数据的交互,其他的devices可能是FPGA外部的芯片,可能是FPGA内部的硬核。

    作者:jackzhang 时间:2015-08-20
  • 作者: EETOP 资深会员 usb_geek 原帖地址:http://bbs.eetop.cn/thread-319141-1-1.htm 以前有篇文章讲述了时钟切换的时候毛刺(glitch)带来的危害,以及如何设计防止毛刺发生的时钟切换电路。但是没

    作者:jackzhang 时间:2015-08-19
  • 0. 引言 Intel 4790K的主频是4.0GHz,高通801的单核频率可达2.5GHz,A8处理器在1.2GHz,MSP430可以工作在几十MHz……这里的频率的意思都是类似的,这些处理器的频率都是厂商给定的。但是对于FPGA的工作频

    作者:jackzhang 时间:2015-08-19
  • 引言 随着电子信息技术的发展,网络化日益普遍,以太网被广泛应用到各个领域,只要在设备上增加一个网络接口并实现TCP/IP协议,就可以方便地接入到现有的 网络中,完成远程数据传输的相关功能。因此,嵌入式网

    作者:jackzhang 时间:2015-08-17
  • 引言 柔性直流输电技术是基于电压源换流器(VSC)的新一代直流输电技术,通过控制IGBT的通断来实现子模块投切状态的转换。阀控系统的桥臂控制器根据接收到的子模块16位电容电压和32位状态信息,生成子模块控制指令

    作者:jackzhang 时间:2015-08-17

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了