观看本视频,了解和掌握使用 In-system IBERT 进行调试的好处,以及将其添加到设计当中所需的步骤。In-system IBERT 在 Vivado 2016.3 版本中引入。
观看本视频,了解如何使用赛灵思 AXI 验证 IP 更有效率地验证和调试 AXI 接口设计。同时,本视频还回顾了使用示例设计进行模拟的好处,以及如何使用示例设计的方法。
本视频向您详细演示了如何在 Vivado Design Suite 中进行 IP 加密。它涵盖了 IP 加密工具流程,如何为加密准备 IP 以及如何在 Vivado 中运行加密工具等等内容。
本视频演示了基于赛灵思 Zynq UltraScale+ MPSoC EV 器件的 4K 视频处理功能。EV 器件具有继承的多标准视频编解码器,能够以 60帧/秒 的速度同步编码和解码。Arm 四核 Cortex-A53 核以及集成的定制化的
观看本视频,了解和掌握 UltraFAST 设计方法对于单板和器件规划方面的推荐内容。该“快速上手”教学视频涵盖了单板布局的建议、IO 和时钟规划、功耗等关键话题。
有时候您迫切地需要您的 C 代码运行地非常快,真的非常快。但对于大多数开发团队来说,专门雇佣一个硬件专家来设计加速器是不太可行的。本视频由 EEJournal 录制,由赛灵思专家 Eric Ma 为您带来如何在 C
https://china.xilinx.com/video/corporate/megvii-intelligent-facial-recognition.html
https://china.xilinx.com/video/technology/optimized-power-delivery-solutions-for-xilinx-devices.html
https://china.xilinx.com/training/courses/sdsoc-development-environment-method.html
在 AR/VR 应用当中,延迟永远是最最重要的考虑因素。在 Vrvana 公司所推出的头戴式设备当中,Zynq SoC 是帮助其解决延迟问题的关键所在,同时还能帮助处理海量的数据,实现传感器融合,并保持产品的轻巧外形(
有时候您迫切地需要您的 C 代码运行地非常快,真的非常快。但对于大多数开发团队来说,专门雇佣一个硬件专家来设计加速器是不太可行的。本视频由 EEJournal 录制,由赛灵思专家 Eric Ma 为您带来如何在 C
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网