10G,16K并行的TCP/UDP协议,95%的带宽,一个FPGA——在新奥尔良举办的全球超级计算大会(SC14)上的视频演示10月份,Intilop宣布一个TCP硬件加速器(TCP卸载引擎或TOE)能够处理16 k并发TCP通信。Intilop的TCP加速器
作者:Steve Leibson, 赛灵思战略营销与业务规划总监我一直都想写关于美光HMC的文章,今天终于在SC14的Micron展台上亲眼目睹了真实的生动的Micron HMC。这个HMC内存写的速度达到了21或者22Gbytes/sec,并且可以进
作者:Steve Leibson, 赛灵思战略营销与业务规划总监如果你喜欢使用Micron HMC(混合存储体),那么你一定对openHMC感兴趣,它是一种开源的,符合AXI4规范的HMC存储控制器,它是由德国的海德堡大学的计算机组织集
作者:Steve Leibson, 赛灵思战略营销与业务规划总监INVEA-TECH公司推出的基于FPGA的HANIC-100G板卡能够在理论速度下捕捉以太网数据包下面的图片是在New Orleans(新奥尔良)举办的SC14(超级计算机2014)会议上
日前,Sparkfun开售一款500M采样率8通道逻辑分析仪Saleae Logic Pro 8,售价仅399美元。其8通道的多用输入引脚可以用于数字输入实现1M带宽10bit 50M采样,该逻辑分析仪的数字输入范围为1.2~5.5V,模拟输入范围为0
作者:Steve Leibson, 赛灵思战略营销与业务规划总监近期在New Orleans举办SC14会议(超级计算机会议),在此次会议上Xilinx发布的关于SDAccel开发环境的公告中提到了三个关键的组件,其中之一就是开发HPC(高性
作者:Steve Leibson, 赛灵思战略营销与业务规划总监在New Orleans举办的超级计算机大会(SC14)上,Convey Computer公司介绍了很多关于HLL(高级语言)的标准扩展和利用FPGA实现加速的应用等内容
直击关于Xilinx UltraScale架构、Virtex和Kintex UltraScale架构FPGA 和最新的Vivado开发工具的9大要点作者:Steve Leibson, 赛灵思战略营销与业务规划总监上周出版的最新一期的Xcell Journ
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 从2014.1版Vivado设计套件开始,Xilinx引入了基于GitHub的开源存储库Tcl Store来分享TCL脚本。使用这个存储库可以更加轻松地找到理想的Tcl脚本,扩展Vivado
作者:Adam Taylor在以前发布的玩转MicroZed系列博客中,我们建立了一个基于Zynq的系统,通过使用双端口RAMS和BRAM(块RAM)控制器将两个PicoBlaze处理器核连接到Zynq的PS部分,现在我们将学习一下怎样实现更新存储
作者:Adam Taylor在MicroZed 以往的经典案例中,修改和更新PicoBlaze 的传统方法是使用JTAG下载器。Zynq SoC的处理系统提供额外功能让我们可以建立一个更加灵活的Zynq 程序下载系统以适应更多工作。我们可以使
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 今天是新奥尔良SC14(2014年超算大会)展览大厅开放的第一天,赛灵思展台已经充满了各种演示。赛灵思公司数据中心架构师Shreyas Shah为我快
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网