作者:Steve Leibson, 赛灵思战略营销与业务规划总监ARM和AMD宣布,他们加入RapidIO.org,跟标准组织的现有成员一起为多个64位ARM处理器相连开发开源规范。RapidIO 是一个开放标准的基于数据包交
作者:Steve Leibson, 赛灵思战略营销与业务规划总监当你在设计SoC时,你需要找到设计中的bug,目前从A点到B点快速甚至是最快的的方法就是FPGA仿真,这与基于软件的仿真器相比能够运行真正SoC固件的FPGA仿真要快得
作者:Steve Leibson, 赛灵思战略营销与业务规划总监德州仪器新的 TSW14J10 FMC-USB内插卡创建了一个由赛灵思KC705 Kintex-7 Eval Kit上的FMC接口与多个德州仪器的基于JESD204B的高速ADC和DAC评估模块的连接
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 一流的嵌入式软件开发团队代码的bug率是万分之一,他们锲而不舍的追求最求完美,却又其实并不需要苦逼的加班加点。 你的团队能做到这样吗? 不能?那你用
作者:Adam Taylor 上篇博客中我们看到了在ZynqSoC的两块ARM Cortex-A9 MPCore处理器之间共享数据。我提到方法可以改进——使得更加高效——我们可以使用软件中断来进行两核间通信。 中断自己,中断另一个处理器
作者:Steve Leibson, 赛灵思战略营销与业务规划总监Scarab Hardware最新更新就是miniSpartan6+ FPGA dev board,众筹的Kickstarter项目(11倍于筹款目标),点击这里查看详情。你能看到,他
作者:Steve Leibson, 赛灵思战略营销与业务规划总监戴尔OEM解决方案现可提供4G和40G Napatech加速平台。它是由戴尔PowerEdge服务器和Napatech PCIe加速卡构成。前者配置了戴尔的PowerEdge R720 2 s /
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 接下来看看DDR4-2400或高速DDR3 SDRAM有关设计?要帮忙吗?10月21日,在加利福尼亚州Santa Clara,Keysight(原先是安捷伦的T&M部门)给了一个题为“深入
本月早期在ARM TechCon中心,我有幸在ARM TechCon节目中主持了两个拆解座谈,分别与国家仪器首席架构师Kyle Bryson和Cloudium系统的CEO John Hickey。我们首先拆解了国家仪器的VirtualBench,一个组合
作者:Mike Santarini 自从赛灵思于2011年年底推出Zynq-7000 All Programmable SoC,很多客户已经购买了此系列产品。现在Zynq SoC是世界范围内许多最新和最具创新性的汽车、医疗和安全视觉产品的核心,以及应
作者:Steve Leibson, 赛灵思战略营销与业务规划总监赛灵思和SAI技术一同公布了首款LTE UE(用户设备)软件无线电(SDR)参考设计,该设计基于赛灵思Zynq全可编程SOC. 该参考设计可用于开发公共安全无线电,以用
作者:Steve Leibson, 赛灵思战略营销与业务规划总监在上周的Santa Clara.2014年ARM TECHCON上,Cornerstone Identity展出ZYNQ系列袖珍虹膜ID扫描仪。这个小设备可以捕获眼睛的图像,并
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网