作者:Steve Leibson, 赛灵思战略营销与业务规划总监 赛灵思Virtex UltraScale架构全可编程器件的很多特色中的一个是它具有20到60个可用的并且可配置的32.75Gbps GTY双向串行收发器。下面是一
作者:Adam Taylor 到目前为止我们摸索使用过的Zynq All Programmable SoC PS(处理器系统)部分的所有设备都是只利用了一个ARM Cortex-A9处理器内核(内核0),然而在Zynq SoC 的PS部分包含有两个处理器
作者:Adam Taylor 在上一篇博客中成功地演示了FreeRTOS并在基于Zynq的MicroZed板上运行之后,显然我们想要能够编写我们自己的应用程序。因此,我们将首先举一个简单的例子。我们将配置Zynq SoC的XADC并且在串行
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 昨天我们介绍了Zynq SoC的XADC 中断和警告,现在我们回来看一下我们如何获得FreeRTOS演示并且在MicroZed上运行。FreeRTOS由Real Time Engineering公司开发
作者:Adam Taylor 我本来打算在这篇博客中继续介绍探讨运行于Zynq SoC上的操作系统。然而由于上周有人提问过一些关于Zynq SoC外设XADC,中断和alarms的问题,我认为我们应该快速的了解一下以及我们怎样将它们
作者:Eric Myers产品经理美国国家仪器公司 eric.myers@ni.com 基于Zynq SoC,NI SOM经过广泛的测试与验证,并配有完整的软件协议栈。嵌入式设计团队肩负着处理众多棘手问题的重担。他们需要跟上最新技术并提供
作者:Angela Sutton FPGA产品部产品市场营销经理 Synopsys公司 sutton@synopsys.com Paul Owens FPGA产品部企业应用程序工程师 Synopsys公司 powens@synopsys.com 当您的FPGA 设计无法满足时序性能目标
作者:KimonKarras,赛灵思公司研究工程师, kimonk@xilinx.com James Hrica,赛灵思公司高级软件应用工程师, jhrica@xilinx.com 设计人员使用赛灵思级高层次综合工具,能以类似软件的方式用高级编程结构描述
无论您的终端应用是什么,可靠性都将是设计的主要考虑因素之一。实现可靠性的方法多种多样。 作者:Adam P. Taylore2v公司系统工程主管 aptaylor@theiet.org 在考虑设计可靠性时,大部分工程师都将注意力集中在
作者:Tamara I. Schmitz 存储器与电源技术总监 赛灵思技术市场部 tschmit@xilinx.com 赛灵思有90%的客户在使用DDR存储器。DDR4是倍受青睐的DDR存储器系列的最后一代。众多竞争者们正在虎视眈眈,意图抢占更大的
者:Frank Melinn 赛灵思公司杰出工程师 FrankM@Xilinx.com 赛灵思UltraScale器件的28 Gbps 背板功能让网络能够以1 Tbps 的速率运行。 两年前,IEEE 的一篇报道指出,根据当时发展趋势,通信网络在2015
作者:Steve Leibson,赛灵思《Xcell Daily》主编 一个南极多学科科学家小组最近窥到了宇宙大爆炸的余晖。3月17日该小组宣布BICEP2试验在宇宙微波背景辐射(CMB)的B模偏振中找到了引力波的第一个证据。 目前科学
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网