你的位置:EETOP 赛灵思(Xilinx) 社区 >> 文章 >> 全部

  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监通过将100Mbps的CFP4光模块替换到基于新400Gbps CDFP2.0规范的模块,您将能够将1U前面板网络程控交换机的带宽从1.6Tbps提升到4.4Tbps。这种新的规范,今天刚由

    作者:jackzhang 时间:2015-01-13
  • 博主Greg Ferro在其Ethereal Mind网页上发布了一则关于 Corsa Technology简短博客信息,提到Corsa公司制作了一对基于FPGA开放流程的SDN转发引擎。Ferro同时简单讨论了此引擎是否适用于WANs网络。对于数据中心的L

    作者:jackzhang 时间:2015-01-13
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监在嵌入式视觉峰会上,Inrevium展示了一个基于照相机的TOF(Time-of-Flight)成像设备,该相机采用了松下具有¼-VGA 分辨率的RGB-TOF传感器。相机好像是Inr

    作者:jackzhang 时间:2015-01-13
  • 不到2折!超级低价限时发售的PicoBlaze处理器IDE和dev系统目前在售,截止1月31日:60欧元(或者可能10欧元),而不是349欧元由Monrovia Microsystems开发的Multitarget Development System(多目标开发系统,MDS)

    作者:jackzhang 时间:2015-01-13
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监直接采样RF信号需要很高的速度,ADI发布的AD9625器件可以帮你解决这一问题,因为该器件支持一个JESD204B接口,它的采样速率可以达到2Gsamples/sec,它可以和Xil

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监Napatech出售高速以太网适配器用于开发电器设备和可实时观测以太网流量性能的探头。在以太网技术峰会上,我花了一些时间和Napat

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监根据i-Newswire.com上的最新动态,DINI集团刚刚宣布,它的DNPCIE_40G_KU_LL PCIe FPGA板(基于Xilinx KintexUltraScale全可编程芯片)现已

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监现已提供两款开发板卡开启您先进的全新的系统设计日前,赛灵思公司宣布它们研发的20nm Kintex UltraScale FPGA——KU040芯片已经进行到了量

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 两大赛灵思联盟成员,OKI IDS和Xylon成为合作伙伴进军日本的ADAS(先进型驱动辅助系统)市场。 Xylon的 logicBRICKS IP核库包括众多优化过的图形和视

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监赛灵思Zynq SoC是一个强大的嵌入式处理器,拥有双核ARM Cortex-A9 MPcore处理器和处理繁重任务的一大块FPGA。但是我敢说您会需要一个比双核ARM Cortex-

    作者:jackzhang 时间:2014-12-30
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监想要一次性从有线电视机顶盒、卫星机顶盒、顶层视频机顶盒、平板电脑、手机、游戏机或者蓝光播放器收看视频吗?基于Zynq的SkreensTV,一个全新IndieGoGo项目,将

    作者:jackzhang 时间:2014-12-30
  • 上个月,混合储存立方体协会(HMCC)为混合储存立方体推出HMCC 2.0接口规范。值得注意的是,HMCC 2.0将最大每通道数据速率从15Gbps提高到30Gbps。这恰好与去年5月发售的VirtexUltraScale规范相呼应,赛灵思Vir

    作者:jackzhang 时间:2014-12-30

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了