热烈祝贺赛灵思“20nm GTY 30.5Gbps SerDes”开发团队赢得公司 2015 Ross Freeman 硬件类大奖! 至于其如何在赛灵思众多的创新中赢得众多全球员工的青睐并在投票中脱颖而出, 请听赛灵思CTO如何说! Last week
期三, 06/17/2015 - 13:55 发表 赛灵思一直秉持“科技让生活更美好
摘要: 随着集成电路设计技术的发展和芯片集成度的提高,验证已经成为芯片设计流程中的主要瓶颈。本文设计了一个基于FPGA的智能卡验证平台,并对验证方法做了 详细阐述。本文对于双界面智能卡芯片验证的成功实践,
作者:Adam Taylor 在Adam Taylor玩转MicroZed系列的前期部分中,我们介绍了IP栈的概念。(见“Adam Taylor玩转MicroZed系列第79部分:Zynq SoC以太网第3部分”)接下来就是在我们的设计中使用该协议栈了。SDK
当演示IVP图像/视频处理器和MIPI IP时,Cadence公司要做什么?Cadence公司当然要建立一个基于赛灵思的FPGA仿真平台。(构建用于演示的SoC需要花费很长时间和很高的成本。)在
Synopsys公司发布了新DesignWare 混合IP原型工具包,其
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 我经常被问及项目的规划和设计所需工作量的比例。这可能是一个没有任何意义的问题,因为不同类型的项目有着不同的答案。NASA对此进行了研究,利用著名的并且很
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 在全美广播事业者联盟(NAB)2015年年度展会上,fidus和inrevium共同展示了多新款产品,其中有一款便是Dual-MIPI FMC开发板。该开发板的设计旨在针对那些对MI
By Adam Taylor 在本系列博客的前两部分中,我们研究了带有Zynq SoC PS(处理器系统)的以太网MAC(介质访问控制层),包括深入探讨了一个MAC使用范例。以太网MAC是一个基础的构建模块,它允许我们实现一个IP栈,然
作者:Steve Leibson, 赛灵思战略营销与业务规划总监 典型的嵌入式视觉系统必须处理视频帧,从这些处理的帧中提取特性,然后根据所提取的特性来决定下一步的动作。在你谈论高清或4K2K视频时,基于像 素的任务中每
作者:Steve Leibson, 赛灵思战略营销与业务规划总监在全美广播事业者联盟(NAB)2015年度展会上,inrevium/fidus的展位位于拉斯维加斯会展中心北大厅的后侧。展位上布满了引人注目的Xilinx全可编程工具开发平台,
作者:Steve Leibson, 赛灵思战略营销与业务规划总监ONetSwitch Kic
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网