作者:Steve Leibson, 赛灵思战略营销与业务规划总监本博客系列此前讲述过基于Zynq 的火龙果(Red Pitaya)平台 ,但《Xilinx午后加油站》 首次讲述Red Pitaya客户(得克萨斯州Sparx Engineering )的经历还是
作者:Steve Leibson, 赛灵思战略营销与业务规划总监从高速信号来看,印刷电路板印制线是低通滤波器,降低了信号的完整性,并加剧ISI (码间干扰)。SerDes收发器早已使用补偿电路,包括发射器预加重和接收器CTLE
你可能会认为MIPI确实是移动应用程序的接口,移动设备制造商当然对MIPI D-PHY接口体现出的低成本、低功耗、高性能特性感兴趣。但是移动设备OEM厂商对MIPI D-PHY接口真正感兴趣的是组件级摄像机和显示器的I / O标
作者:Steve Leibson, 赛灵思战略营销与业务规划总监SMPTE2022标准描述一种方法,即使用 Xilinx 7系列All Programmable器件的 intoPIX SMPTE 2022 IP内核 用于在IP网络映射SD/HD/3G SDI视频,时延小于1帧,
作者:Steve Leibson, 赛灵思战略营销与业务规划总监目前使用的大多数视频压缩方案使用高压缩率实现速率较低的传输流和存储视频流,但这些方案不适合视频编辑工作流程,因为使用高压缩比的多个“压缩/解压缩”将降
作者:Steve Leibson, 赛灵思战略营销与业务规划总监ARM TrustZone技术有时似乎是隐藏在Zynq All Programmable SoC的庞杂的特性列表中,然而,Zynq SoC是基于ARM双核Cortex-A9 MPCore处理器设计的,该处理器
数分钟内即可完成的ASIC原型验证: 使用Synopsys公司HAPS系列原型平台可在数分钟内得到ASIC原型验证结果,而不是数小时作者:Steve Leibson, 赛灵思战略营销与业务规划总监以下是今日SemiWiki博客节选部分,标题
作者:Steve Leibson, 赛灵思战略营销与业务规划总监“软”定义网络是一个崭新的概念,就在上个月(2014年4月)Xilinx才刚刚提出。它把 SDN引向了一个全新的高度。不久前,电子工程专辑杂志的Kevin Morris发表了
赛灵思正式发布Vivado设计套件2014.1版本,使用该最新版本的设计工具,您将获得如下好处:• Fmax 提高5 %(平均)• 使用Vivado推送流量运行时间(平均)缩短25%—Vivado已经很快,但现在,最新版本
作者:Steve Leibson, 赛灵思战略营销与业务规划总监与DDR3 SDRAM相比, Hybrid Memory Cube混合存储立方体(HMC)是一种3D IC存储器件,可提供15倍的性能,功耗同时降低70%。通过多个高速串行链路与主机CPU
如果您希望进一步了解我们的FPGA如何适用于众多应用,建议您阅读以下应用指南。 XAPP1177:用赛灵思VIRTEX-7 PCI EXPRESS GEN3集成模块的SR-IOV功能进行设计 http:/china.xilinx.com/support/documentati
赛灵思不断改进其产品、IP和设计工具,努力帮助设计人员提高生产力。本文将介绍赛灵思设计工具的当前最新更新情况,其中包括为加速赛灵思 All Programmable器件设计而构建的以IP及系统为中心的全新一代革命性创新
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网