作者:Steve Leibson, 赛灵思战略营销与业务规划总监同步逻辑的设计都是有关时钟的,所以FPGA中的时钟架构一直是一个主要话题,最新的赛灵思 Virtex UltraScale与Kintex UltraScale FPGA从根本上改善了时钟,正
运行在ThreaX实时操作系统上的NetX高性能TCP-IP协议栈在Zynq上几乎可以实现1Gbps以太网连接作者:Steve Leibson, 赛灵思战略营销与业务规划总监想知道有什么方法可以使Zynq SoC的千兆以太网口的工作带宽接近最大
作者:Steve Leibson, 赛灵思战略营销与业务规划总监美国国家仪器公司(NI)和德国德累斯顿工业大学开展合作,通过世界上第一台开放式毫米波测试平台来拓展德累斯顿5G实验室(D5GL),该测试平台能实时处理超过2GH
上个月Barco Silex在 拉斯维加斯举办的NAB展会上,展示JPEG 2000视频压缩和SMPTE2022封装IP。该演示在两个Xilinx 7系列FPGA评估套件上运行。SMPTE2022的使用目的是将视频制作和传输加入基于以太网的网络环境当
作者:Steve Leibson, 赛灵思战略营销与业务规划总监TDD-LTE和FDD-LTE在世界许多地方开始部署网络,同以往的空中接口相比,它们在需要的功能和性能方面都有了一些变化。用于CDMA2000和WCDMA 3G网络部署,一个最常
作者:Steve Leibson, 赛灵思战略营销与业务规划总监一周前,我写了一篇文章,即Open-Silicon HMC控制器IP使用10Gbps或12.5Gbps链路连接和管理HMC REV2设备。该控制器IP支持半宽度(8通道)和全宽度(16通道)HM
作者:Steve Leibson, 赛灵思战略营销与业务规划总监从高速信号来看,印刷电路板印制线是低通滤波器,降低了信号的完整性,并加剧ISI (码间干扰)。SerDes收发器早已使用补偿电路,包括发射器预加重和接收器CTLE
作者:Steve Leibson, 赛灵思战略营销与业务规划总监谷歌刚刚发布2分钟视频,表明谷歌自驾汽车项目中取得的进展。 以下为视频:原文链接:http://forums.xilinx.com/t5/Xcell-Daily-Blog/New-Google-Self-Driving
作者:Steve Leibson, 赛灵思战略营销与业务规划总监INVEA-TECH公司制作了基于FPGA的硬件加速以太网接口卡(HANICs)。本周,该公司在加利福尼亚圣克拉拉以太网技术峰会上展示了两款高速以太网适配器卡—COMBO 80
作者:Steve Leibson, 赛灵思战略营销与业务规划总监在Kickstarter网上出现了一个新型、独特的项目,叫作Phenox,它是一个智能​​四旋翼微型无人机,可按照语音命令、声音、手势飞行。自主微型无人机足
作者:Steve Leibson, 赛灵思战略营销与业务规划总监本博客系列此前讲述过基于Zynq 的火龙果(Red Pitaya)平台 ,但《Xilinx午后加油站》 首次讲述Red Pitaya客户(得克萨斯州Sparx Engineering )的经历还是
作者:Steve Leibson, 赛灵思战略营销与业务规划总监从高速信号来看,印刷电路板印制线是低通滤波器,降低了信号的完整性,并加剧ISI (码间干扰)。SerDes收发器早已使用补偿电路,包括发射器预加重和接收器CTLE
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网