作者:Steve Leibson, 赛灵思战略营销与业务规划总监Xilinx今天宣布,首批20nm Virtex UltraScale FPGA—XCVU095器件已经发货。这批器件是在1月份投片的。(参见“20nm新闻:Virtex UltraScale投片…关于Ultra
作者:Steve Leibson, 赛灵思战略营销与业务规划总监2009年,Michael Barr发表了一篇题为“5个简单步骤使嵌入式软件架构更健壮”的博文。Barr曾经是《嵌入式系统编程》杂志的主编,因此你应该把他当作是一个编写
一段视频展示了Virtex UltraScale GTY SerDes的超能力—在一块30英寸背板上无差错、无需重新定时地驱动28.21Gbps数据传输作者:Steve Leibson, 赛灵思战略营销与业务规划总监赛灵思正式公布了XCVU095 20nm Vi
作者:Steve Leibson, 赛灵思战略营销与业务规划总监下周在坦帕进行的MTT-S会议上,讯泰微波公司与赛灵思将联合演示一个毫米波无线解决方案,该方案用于60GHz回程线路应用。这一演示表明讯泰60GHz锗化硅收发器芯片
作者:Steve Leibson, 赛灵思战略营销与业务规划总监在20nm Virtex UltraScale器件系列中,在XCVU160和XCVU440之间,有一点空白地带。跟XCVU440的440万个逻辑单元相比,XCVU160的160万个逻辑单元就显得有些差距
by Luke Miller亲爱的读者,我能问你们一个私人问题吗?这样才公平,你们知道这么多关于我的事情,所以我也需要了解一下你们…为什么你们仍然在手工编写FPGA设计?当然,你们不会再去手工编写一些接口,比如PCIe、
作者:Steve Leibson, 赛灵思战略营销与业务规划总监Brian Bailey刚刚在半导体技术网站上发表完一篇关于Vivado高层次综合(HLS)的访谈文章,该文章分成3部分,他的访谈对象包括:Cadence/Forte Design Systems
作者:Steve Leibson, 赛灵思战略营销与业务规划总监Xilinx设计方法营销高级总监Tom Feist刚刚在EETimes网站上发表了一篇文章,题目是“‘Must Haves’ When Designing for the All Programmable Era (Al
作者:Steve Leibson, 赛灵思战略营销与业务规划总监Peraso是多伦多一家无晶圆厂半导体公司,使用基于FPGA原型为WiGig (60GHz WiFi, IEEE 802.11ad)开发PRS4000基带处理器。在开发过程中,公司需要进行新的ASI
过去数周内,斯洛文尼亚的 Red Pitaya团队一直在开发超声波器材。您可能对Red Pitaya团队不太熟悉,它是一个开源程式化仪器平台,具有两个125 M 采样数/秒的模拟输入通道和两个125M采样数/秒的模拟量输出通道。
作者:Steve Leibson, 赛灵思战略营销与业务规划总监一旦你开始使用一个系统,你可能更愿意它永远不需要升级。但是,通常情况下,这是不现实的。在现在的系统中,更新、升级、打补丁,这些都是司空见惯的。如果你
作者:Steve Leibson, 赛灵思战略营销与业务规划总监SoC-e公司刚刚在YouTube上发布了一个非常简短的视频,展示了他们的IEEE1588精确时钟V2版本IP模块,该模块在Zynq SoC上实现了亚微秒级时钟同步。在Zynq SoC中
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网