你的位置:EETOP 赛灵思(Xilinx) 社区 >> 文章 >> 全部

  • 作者:Christoforos Kachris塞萨斯德谟克里特大学研究员ckachris@ee.duth.grGeorgios Sirakoulis塞萨斯德谟克里特大学教授gsirak@ee.duth.grDimitrios Soudris雅典国家技术大学 (NTUA) 教授dsoudris@microlab.n

    作者:jackzhang 时间:2014-01-03
  • 作者:Mike Santarini赛灵思中国通讯杂志发行人mike.santarini@xilinx.comVivado 设计套件新增手把手的方法,确保可预测且可重复设计的结果。过去 40 年来,IC 工艺技术飞速发展,带动电子企业推出丰富的产品,

    作者:jackzhang 时间:2014-01-03
  • 任何一种 split 交易协议都存在 Requesters 得不到期望的 Completion 的风险。为了允许 Requesters 使用一种标准方式从这种情况下恢复,规定了 Completion timeout机制。PCIE 规范规定发出需要

    作者:jackzhang 时间:2013-12-30
  • 摘要: 提出了一种FPGA 远程动态重构的方法, 结合FPGA 动态重构技术和GSM 通信技术来实现。利用GSM 技术实现配置数据的无线传输,在单片机控制下将数据存储于CF 卡中。在内嵌硬核微处理器PowerPC405 控制下

    作者:jackzhang 时间:2013-12-29
  • 引言现场可编程门阵列(Field Programmable Gate Array, FPGA)是基于SRAM的一种硬件电路可重配置电子逻辑器件,可通过将硬件描述语言编译生成的硬件配置比特流编程到FPGA中,而使其硬件逻辑发生改变。FPGA在电

    作者:jackzhang 时间:2013-12-29
  • 本文通过对OpenCV中图像类型和函数处理方法的介绍,通过设计实例描述在vivadoHLS中调用OpenCV库函数实现图像处理的几个基本步骤,完成从OpenCV设计到RTL转换综合的开发流程。 开源计算机视觉 (Op

    作者:jackzhang 时间:2013-12-29
  • 作者:hbhbts转自EETOP论坛:http://bbs.eetop.cn/thread-429966-1-1.html首先,来eetop也有两年了,在这里很感谢eetop! 回到正题,我准备利用周末的时间把前段时间学习的AHB spec相关知识做一个verilog AHB bus

    作者:jackzhang 时间:2013-12-08
  • 大多数 FPGA 设计人员都充满热情地开展专业化问题解决和创造性工作,当然,他们工作压力也相当大,工作流程也非常单调乏味。幸运的是,EDA 公司和 FPGA 厂商不断开发新的工具和方法,推进繁琐任务的自动化,帮

    作者:jackzhang 时间:2013-12-08
  • 随着基于FPGA进行原型设计的复杂性不断增加,市场对更好调试技术的需求也日益增加。FPGA原型设计可用于验证、早期软件开发、概念证明等,因此变得非常重要。它的主要职责仍然是执行这些任务,而不是试图找出因原型构

    作者:jackzhang 时间:2013-12-08
  • 本文主要概括一下,如何针对Xilinx+ModelSim进行FPGA的仿真设计。 1. xHDL仿真器 常用的硬件描述语言的仿真器有很多种,例如,VCS,Ncsim,Affirima,Verilog-XL,SpeedWave,Finisim和 ModelSim。个人认

    作者:jackzhang 时间:2013-12-06
  • 中国,北京 - Analog Devices, Inc.(NASDAQ: ADI),由全球领先的高性能信号处理解决方案供应商举办,备受业界工程师关注的网络盛事——ADI 2013在线设计峰会已日程过半。前半程活动中, 来自ADI多个部门的

    作者:jackzhang 时间:2013-11-20
  •  2013 年 11月 —— 美国国家仪器有限公司(National Instruments, 简称NI)近日发布了最新的教育型产品NI myRIO,扩大其在工程教育上的投入。   NI myRIO与使用广泛的NI CompactRIO平台基于同样强大的

    作者:jackzhang 时间:2013-11-20

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了